HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

准循环LDPC码低存储量译码器设计与实现

作者:徐欢 雷菁 文磊准循环ldpc码归一化最小和算法

摘要:研究了准循环低密度奇偶校验(quasi—cyclic low density parity check,QC—LDPC)码及最小和译码算法,设计了合理的非均匀量化译码方案。充分利用准循环LDPC码校验矩阵的准循环结构特点,设计了一种低存储量准循环LDPC码的译码结构,详细描述各部分组成及功能。基于最小和译码算法及非均匀量化方案,给出了纠错性能的模拟测试结果。按照该译码结构在Xilinx公司的XC3S2000器件上实现了码长为9216、码率为1/2的准循环LDPC码译码器。FPGA(field programmable gate array)实现结果表明,与传统译码结构相比,该译码结构可节省约30%的存储空间,在性能与实现复杂度间取得了较好的平衡。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

重庆邮电大学学报·自然科学版

《重庆邮电大学学报·自然科学版》(CN:50-1181/N)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《重庆邮电大学学报·自然科学版》以信息学科为特色的专业性学术期刊;它反映了我国电子、通信、计算机、自动控制等最新科学技术研究成果,在中国文献领域占有重要的学术地位。

杂志详情