作者:吴秀山; 王丽; 潘兰芳运算放大器模拟集成电路cnos工艺
摘要:利用CSMC 0.6 μm CMOS工艺实现了一个用于LSI中的CMOS运算放大器,整个设计利用SPICE软件进行系统模拟,利用九天(Zeni)工具进行了版图设计和验证,最后已通过东南大学MPW(multiproject-wafer)进行了流片.此放大器增益为72.9 dB,单位增益带宽为10.2 MHz,±1.65 V电源供电,功耗小于0.5 mW,整个芯片面积为0.5 mm×0.5 mm.
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社