HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

Memory及其controller芯片I/O测试(上篇)

作者:马卓凡memorycontroller眼图测试逻辑分析仪仿真软件读操作信号速率时序特性电源完整性

摘要:1 DDR总线的设计、调试和验证在计算机架构中,DDR作为程序运算的动态存储器,面对如高性能计算、图形计算、移动计算、工业应用等领域的要求,发展出DDR4,以及用于图形计算的GDDR5,HBM2,面向移动计算的低功耗LPDDR4等标准。处理器的运算速度越来越快,DDR的性能也要求越来越高,明显的趋势是DDR总线工作频率持续提升,DDR4达到3.2 GT/s.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

中国集成电路

《中国集成电路》(CN:11-5209/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《中国集成电路》报道内容涉及半导体微电子科学与技术及其应用的各个领域,包括微电子器件与电路的基础及其设计技术、电子设计自动化、工艺技术、设备材料、封装技术、产业发展、应用技术及市场等。

杂志详情