HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

Xtensa LX和XPRES:打破SOC设计瓶颈

作者:Paula; Jonesxtensalx微处理器系统总线xpressoc设计

摘要:标准的32位处理器核不能处理许多SOC设计中的计算密集型任务,例如音频、视频和通信.因此,SOC设计者必须采用定制硬件来实现许多这样的任务.通常需要采用Verilog或者VHDL这样的硬件描述语言来建立芯片设计所需要的寄存器传输RTL级的模块描述.采用手工产生的RTL硬件模块所带来的问题是验证时间主导了设计周期,这将增加设计的成本并延长进入市场的时间.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

中国集成电路

《中国集成电路》(CN:11-5209/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《中国集成电路》报道内容涉及半导体微电子科学与技术及其应用的各个领域,包括微电子器件与电路的基础及其设计技术、电子设计自动化、工艺技术、设备材料、封装技术、产业发展、应用技术及市场等。

杂志详情