作者:张爱华低功耗异或门传输管全摆幅
摘要:在分析了现有典型的异或门电路的基础上,提出了基于传输管逻辑的低功耗异或门的设计。本文电路实现了内部节点信号的全摆幅,使之具有较强的驱动能力,且避免了后级反相器中亚阈功耗的产生,实现了电路的低功耗。在3.3v和1.8v电源下,经PSPICE在0.24um工艺下模拟,与已发表的异或门电路相比,新提出的电路功耗和功耗延迟积的改进分别高达36.5%和68.0%,说明本文设计的异或门电路在功耗和延迟方面具有优势。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社