作者:黎家耀; 王晗; 姚洪辉; 张嘉荣; 曾景华veriloghdl双读数头测量biss通讯quartusiimodelsim
摘要:为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用FPGA设计一个精度高、反应迅速的BiSS通讯的双读数头绝对式光栅尺测量控制电路。首先,通过对BiSS通讯协议原理与双读数头测量原理的研究,笔者在QUARTUS II软件开发平台上使用Verilog HDL语言来完成各个模块的描述、编译,然后在第三方仿真工具Modelsim中对其进行调试与模拟仿真实验。仿真实验结果证明,系统可实现100 kHz的传输速率,数据最大延时为41 ns,接收及计算数据正确,工作状态稳定、良好,达到了设计要求,实现了高精度大长度光栅尺测量的目标。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社