作者:张倩倩; 韩佳玮fir数字滤波ip核全数字信噪比
摘要:文章提出一种基于FPGA的FIR数字滤波系统的设计方案,以FPGA为核心控制单元,通过Matlab设计FIR滤波器系数,调用Quartus II自带的IP核实现FIR滤波功能,结合ModelSim仿真,对输出信号进行时域、频域分析,构建出一套全数字的FIR滤波器设计与仿真体系。进而实现了一种集信号发生器、数据采集器和FIR滤波器为一体的FIR数字滤波系统。经实验,该系统可以显著提高信号的信噪比,降低均方误差。文章提出的FIR数字滤波系统及其实现方法,具备一定的推广和应用价值。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社