作者:孟志华uartfpga串行通信vhdl
摘要:采用VHDL语言作为硬件功能的描述,硬件采用Altera公司的EP1K30TC144-3芯片,运用模块化设计方法分别设计了UART(通用异步收发器)的发送器、接收器和波特率发生器.在MaxplusⅡ环境下进行设计、编译和仿真,并结合FPGA(现场可编程门阵列)的特点,实现了一个可编程的UART模块.上位机利用VB6.0编程实现PC机与UART的通信.
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
《信息化研究》(CN:32-1797/TP)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。
省级期刊
人气 274510 评论 67
人气 75228 评论 63
人气 72645
部级期刊
人气 55903 评论 63