作者:何荣; 吕坚; 蒋亚东带隙基准低温漂低功耗cmos
摘要:设计一种低温漂低功耗的带隙基准结构,在传统带隙基准核心电路结构上增加一对PNP管,两个双极型晶体管叠加的结构减小了运放的失调电压对输出电压的影响,降低了基准电压的温度失调系数。电路设计与仿真基于CSMC0.5μm CMOS工艺,经流片,测得室温下带隙基准输出电压为1.326 65 V,在-40~+85℃范围内的温度系数为2.563 ppm/℃;在3.3 V电源电压下,整个电路的功耗仅为2.81μW;在2~4 V之间的电源调整率为206.95 ppm。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社