作者:魏素英; 彭洪; 林正浩32位嵌入式cpu高速缓存基本结构全定制电路和版图设计
摘要:随着芯片集成度的提高,在高速CPU与低速内存之间插入有缓冲作用的速度较快、容量较小的高速缓冲存储器,解决了两者速度的平衡和匹配问题,对微处理器整体性能有很大提高.本文从高速缓存的结构和基本理论出发,理论结合实际,介绍了32位高性能、低功耗嵌入式微处理器中高速缓存的实现方法,从RTL设计到版图设计的各个部分进行了论述,并介绍了该模块全定制部分电路和版图的实现.
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社