HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于3DES的跳频序列族构造方法的VLSI实现

作者:李赞; 蔡觉平; 金力军; 常义林分组密码跳频序列hardwaredescriptionlargescaleintegrated

摘要:基于3DES的迭代型分组密码产生的跳频序列具有好的安全性、随机性、均匀性及频率间隔特性等性能指标,利用VHDL语言有限状态机的设计方法,自顶而下进行系统的模块划分,通过状态机的逐层嵌套和模块的相互调用,完成了基于3DES的跳频序列族构造方法的VLSI实现.测试结果表明,使用ALTERA FLEX10K20开发的跳频加密芯片在1.5?MHz~24?MHz的时钟范围内,均能满足2?000跳/秒的高速跳频要求,并且具有运算速度快、占用资源少、输入方式灵活等特点,开发出的芯片已应用于高速跳频通信系统中.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

西安电子科技大学学报

《西安电子科技大学学报》(CN:61-1076/TN)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《西安电子科技大学学报》发挥我校的学术优势,反映国内外高质量、高水平的最新科研成果,体现通信与电子信息特色,扩大学报的影响,促进国内外学术交流,热心培养学术人才,为"科教兴国"和"科教兴校"服务。

杂志详情