HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

一种多核SoC中基于Cache机制的存储结构设计

作者:张多利; 张宇; 宋宇鲲; 汪健cache多核系统数据预取缓存替换

摘要:本文针对一种面向高密度计算的异构多核SoC系统,提出了一种层次化的共享二级存储结构(L2-Cache),以缓解系统数据处理速度与外部存储间的速度差异.所设计的层次化存储结构提供对象数据缓存功能,利用计数替换策略,减少二级存储污染,提高有效数据命中率;在计算时间间隙实现数据准确预读取和L2-主存同步操作,增加有效存储带宽.最终测试结果表明,采用层次化存储结构的设计兼顾了不同访存比应用的数据访存特性,平均访存性能提高31.1%,不同规模的矩阵运算最高获得1.573的加速比,整体任务计算时间平均减少了27.8%.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

微电子学与计算机

《微电子学与计算机》(CN:61-1123/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《微电子学与计算机》是中国计算机学会会刊,本刊的宗旨是,严谨认真,求实创新;以人为本,研以致用;弘扬科学,追求真理。本刊国内公开发行,面向科研院所,厂矿技术人员、院校师生和管理人员,及时提供国内微电子与计算机行业最新科研成果。

杂志详情