作者:宋苗; 李波; 刘青凤模数转换器流水线结构低功耗无杂散动态范围
摘要:基于0.35μm CMOS工艺,设计并制作了一种低功耗流水线型ADC。分析了ADC结构对功耗的影响,采用1.5位/级的流水线结构来最小化功耗,并提升速度。为进一步降低功耗,设计了一种不带补偿并可调节相位裕度的共源共栅跨导放大器(OTA)和改进的比较器。测试结果显示,该ADC在3V电源电压、100 MS/s采样速率下,功耗为65mW,面积为0.73mm^2,在模拟输入频率为70.1 MHz和141 MHz下的无杂散动态范围(SFDR)分别为59.8dBc和56.5dBc。该ADC可应用于需要欠采样的通信系统中。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社