HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于FPGA的数字分接器及同步复接器设计

作者:李奕聪; 邵建龙fpga芯片同步复接器分接器帧同步内码产生器时序发生器分路器

摘要:随着通信系统对数据传输容量和传输速率的要求越来越高,数字复接和分接技术在数字通信系统中的地位越来越重要,复接器和分接器成为通信系统中的基本器件,基于FPGA对其进行了建模和设计。用FPGA设计的分接器和复接器最大的优势是使用灵活,可以作为IP核集成到其他模块中,分接器和复接器的参数可以灵活调整。复接器是基于时分复用原理,把几路低速码流合并成合路高速码流,分接器是将合路高速信号还原成低速支路信号。用4路信号对复接器和分接器进行了测试验证,并给出了内部各个模块详细的时序图。测试结果表明,整个系统结构简单,处理延时小、工作效率高。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

微处理机

《微处理机》(CN:21-1216/TP)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《微处理机》主要刊载国内外最新的各种微处理器、微控制器、微机电路和专用集成电路的发展动态、设计、测试、新工艺、开发与应用,以及微机系统与微机软件的开发等方面的科技论文。

杂志详情