HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

SoC系统超低功耗设计方法

作者:杨瑞瑞; 何涛; 唐伟文; 范伟力soc系统芯片动态功耗静态功耗

摘要:随着芯片工艺线的不断发展,CMOS集成电路的特征尺寸不断缩小,集成电路的规模越来越大。但是,使用在便携式系统、智能卡领域的芯片却对功耗越来越严格,功耗消耗已经是衡量一款芯片成功与否的重要指标。因此,提高芯片的动态能耗比和降低芯片的待机静态功耗,是业界亟待解决的技术之一。从SoC系统设计的角度出发,介绍了流水线设计、存储器分块访问、无复位端DFF寄存器的使用、系统时钟门控和后端物理低功耗实现等降低系统动态功耗的方法,和多阈值电压、电源门控、管脚和模拟器件静态功耗优化等降低芯片静态功耗的方法,并将其成功应用在了某款超低功耗专用安全芯片设计中。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

通信技术

《通信技术》(CN:51-1167/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《通信技术》是国内创办时间长、影响大的IT专业媒体,主要报道信源处理、传输、业务与系统、网络、移动通信、信息安全等方面的先进技术、理论研究成果和最新动态。

杂志详情