HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于码密度法的FPGA进位链时延标定

作者:蔡东东; 何在民; 刘正阳; 樊战友; 武文俊现场可编程门阵列时间数字转换码密度法时间间隔测量专用进位链

摘要:现场可编程门阵列(FPGA)内部专用进位链资源可应用于时间数字转换(TDC)的高精度测量。各级专用进位链的延迟时间很小,一般量级为数十皮秒至一百多皮秒。基于FPGA实现TDC精密测量要解决的一个核心问题是如何精确标定各级进位链的延迟时间,码密度法是实现延迟时间标定行之有效的手段之一。基于EP2S60F1020C4芯片,通过向进位链输入基准时钟周期范围内大量的随机脉冲,经统计处理得到每一级进位链单元的延迟时间。测试表明,延迟时间测量的分辨率为42.6ps。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

时间频率学报

《时间频率学报》(CN:61-1405/P)是一本有较高学术价值的大型季刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《时间频率学报》旨在反映我国时间频率及相关学科的科技成果和进展,同时刊载时间频率、天文有关专业及与之相关的电波传播、日地关系、电子仪器等有关学科的国内外学术动态及专题评述等。

杂志详情