作者:李威; 朱岱寅; 胡晓琛sar成像sinc插值fpga极坐标格式算法并行结构
摘要:为了提高两维插值SAR极坐标格式算法的成像处理速度,提出一种基于分块RAM组SINC插值的FPGA并行实现方法。该方法将采样点坐标进行浮点转定点操作,并以该坐标的整数部分为地址,存储回波数据和剩余小数部分至分块RAM组;在一个时钟周期内完成对回波数据和插值核系数的寻址;对回波数据加权求和得到插值结果。该并行结构精简、易于实现,流水线式输出待插点数据,插值点数能够向下兼容,并且不会增加资源利用率。基于SINC插值极坐标格式算法对实测数据进行FPGA的成像处理,系统工作频率为200 MHz,能够在1.78 s时间内完成8 KB×16 KB点数的成像处理,验证了所提方法的有效性。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社