作者:吴耀辉 胡涣章 梁丰 蔡宇sramblockecc灵敏放大器
摘要:以延时和功耗为指标,对64KB SRAM进行了整体设计和实现。把解码器中传统的CMOS静态门修改成SCL和预充电门,提高了解码器速度;提出64:72的ECC编码方案,减少了电路尺寸和单元数;通过电容副本列产生灵敏放大器使能信号,提高了系统的灵活性。通过TT晶体管仿真,设计的SRAM延时是653.7ps,功耗是11.3mw。与主流设计方案相比,延时得到了明显的改善。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
《计算机应用与软件》(CN:31-1260/TP)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《计算机应用与软件》主要面向从事计算机应用和软件技术开发的科研人员、工程技术人员、各大专院校师生等。致力于创办以创新、准确、实用为特色,突出综述性、科学性、实用性,及时报道国内外计算机技术在科研、教学、应用方面的研究成果和发展动态的综合性技术期刊,为国内计算机同行提供学术交流的平台。
部级期刊
人气 246708 评论 65
省级期刊
人气 233406 评论 71
人气 227488 评论 35
统计源期刊
人气 211039 评论 73