HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于Verilog HDL实现RISC微处理器

作者:周伟risc微处理器地址译码器指令寄存器工具软件指令集xc8位微处理器累加器hdl语言xilinx公司

摘要:介绍基于精简指令计算机技术的8位微处理器的设计与实现,主要包括指令集取指、分析、执行、回写单元的设计;以及取指、执行、回写三级流水线技术的实现.微处理器包含8个基本部件:时钟发生器、指令寄存器、累加器、算术逻辑运算单元、数据控制器、状态控制器、程序计数器、地址译码器.设计使用可综合的Verilog HDL语言描述,采用Xilinx公司最新的集成开发工具软件ISE 6.2及该公司的XC9572 Flash工艺CPLD器件和Modelsim验证实现.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

计算机辅助工程

《计算机辅助工程》(CN:31-1679/TP)是一本有较高学术价值的大型季刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。

杂志详情