作者:田源 王立德 严翔 申萍cpci总线绞线式列车总线有限状态机本地总线
摘要:为了提升TCN网关的稳定性和高效性,提出一种基于FPGA+CPCI控制芯片的WTB通信板设计方案。在WTB物理层和CPCI驱动接口硬件设计的基础上,重点介绍了WTB介质附件单元MAU的数据收发和CPCI本地总线时序控制的设计。文章遵循IEC61375-1标准,利用FPGA的有限状态机方法实现曼彻斯特编解码,并分析了本地总线的逻辑时序,利用状态机转换实现FPGA与CPCI总线间的数据读写。最后在QuartusⅡ仿真环境下验证了方案的有效性,结果满足IEC61375对帧的要求以及PCI9030手册对本地控制信号的时序约束。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社