作者:宋泽琳 郑恩让 马令坤谐波检测fpga浮点运算并行操作流水线结构
摘要:针对谐波检测系统中FFT运算器实时性差和精度低的问题,基于FPGA采用了浮点运算、并行操作和流水线结构相结合的方法,最大限度地提高谐波检测的精度和速度。FFT运算器用VHDL语言设计实现,采用EP2C35F672C6芯片进行综合实现,通过quartus II7.2工具进行时序仿真。仿真结果表明,当系统工作频率为100MHz时,完成1 024点浮点数的FFT需要67μs,此处理时间远小于1 024点序列的采样时间,满足了谐波检测系统实时性的要求。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社