低功耗全局综合rtlcadence设计系统公司芯片质量时序电源技术实现过程全局优化
摘要:Cadence设计系统公司了专为Cadence Encounter RTL Compiler综合技术实现新的低功耗能力,可提升芯片质量(QoS)。Encounter RTL Compiler现在通过将多目标全局优化扩展到动态及泄漏功耗优化,以种全新的方式实现了低功耗。该单一过程解决方案改进了电源、时序和面积以求获得更高质量的芯片。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
《工业和信息化教育》(CN:10-1101/G4)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《工业和信息化教育》致力于打造工业和信息化领域职业教育和高等教育研究与创新成果的交流与应用互动平台,大力推广和传播现代教育理念、教育体系、教学模式、教学方法和教育技术,为全面提高职业教育和高等教育办学水平和教育质量,培养适应我国经济社会发展所需要的新型工业化和信息化相融合的各层次优秀人才做出贡献。
省级期刊
人气 536316 评论 49
人气 400529 评论 51
人气 383429 评论 44
人气 366702 评论 69