作者:PerHolmbergasmbl平台fpgaasic设计核心限制型芯片覆晶封装技术
摘要:ASIC的非重复研发成本(NRE)与研发时间正迅速攀升:在0.13微米领域为例,不但非重复研发成本(NRE)甚至高达1000万美元以上,设计一套ASIC芯片通常必须要耗费12至18个月的时间。此外,在开芯片的设计规格时,必须考虑支持不同应用的调整性(Adaptabilitv)。调整性的需求来自于许多因素,其中包括:
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
《工业和信息化教育》(CN:10-1101/G4)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《工业和信息化教育》致力于打造工业和信息化领域职业教育和高等教育研究与创新成果的交流与应用互动平台,大力推广和传播现代教育理念、教育体系、教学模式、教学方法和教育技术,为全面提高职业教育和高等教育办学水平和教育质量,培养适应我国经济社会发展所需要的新型工业化和信息化相融合的各层次优秀人才做出贡献。
省级期刊
人气 536301 评论 49
人气 400518 评论 51
人气 383405 评论 44
人气 366684 评论 69