HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

一种基于FPGA的ISA航空总线设计方法

作者:安磊 梁尚军 邴洋海niosfpga自定义ip核verilog硬件描述语言

摘要:Nios Ⅱ处理器是Altera公司推出的基于SOPC系统的嵌入式软核处理器。在Quartus Ⅱ软件的SOPC Builder工具中,用户可以利用Nios Ⅱ处理器、标准配套设备以及用户自定义的逻辑接口IP核来创建适用的Nios Ⅱ嵌入式系统,再将设计下载到Altera公司的FPGA中进行实现。本文在Quartus Ⅱ软件中使用Verilog硬件描述语言创建了基于Avalon总线的ISA总线接口逻辑,并在SOPC Builder中实现对此元件的封装,使之成为可供Nios Ⅱ系统使用IP核。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

飞机设计

《飞机设计》(CN:21-1339/V)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《飞机设计》是国内公开发行的自然科学技术类刊物,主要介绍有关军用、民用、航天飞机的总体、结构、强度、空气动力、动力装置、仪器仪表、雷达、通讯导航、电子电气、环控救生、火控系统、电子对抗、自动控制、可靠性、维修性与安全性、航空武器系统、地面保障设备、金属与非金属材料、质量管理等方面的新成果、新方法;有关国内、外和飞机有关的新技术、新理论、综述...

杂志详情