HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于聚类分区算法的FPGA高效动态部分可重构设计

作者:谢达; 宋林峰; 董宜平; 胡凯fpga动态部分可重构分区算法

摘要:当前基于现场可编程门阵列(FPGA)的动态部分可重构设计已经成为实现硬件加速的最热门方法之一,但分区的方法直接影响可重构区域面积和重配置时间。因此,研究将可重构系统划分为许多可重构模块(RMs),并分配到FPGA上的可重构区域(RRs)的方法具有重要意义。在分析和评价现有分区技术的重构时间和区域面积利用率的基础上,提出了一种新的动态部分可重构方案。该方法基于图形聚类算法对分区过程进行优化,自动寻找最优分区方案,并在重配置过程中实现了可重构区域之间走线的动态连接,最终实现重构时间和区域面积的同时优化,与Vipin算法方案相比,该设计方案的重配置时间减少了约10%,可重构面积减少了约18.5%。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子与封装

《电子与封装》(CN:32-1709/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子与封装》以发展我国微电子产业为己任,是国内目前唯一一本以封装技术为优秀的微电子学术期刊,同时全面介绍微电子行业的研发设计、制造、封装、测试和产品应用技术。

杂志详情