HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

嵌入式逻辑分析仪加速SoPC设计

作者:JuddHeape; NealStollon逻辑分析仪sopc嵌入式加速系统设计者可编程逻辑互联网协议aes系统集成应用实例硬件实现加密标准基础模块安全规范加密算法无线连接cpu

摘要:编程逻辑与CPU子系统于同一芯片令系统设计者可以在一定范围内决定某些功能的实现方式,AES先进加密标准算法的硬件实现即为这样的特殊应用实例.AES加密是互联网协议安全规范(IPsec)的基础模块,提供增强无线连接安全性的IEEE802.11i规范也采纳AES为其加密算法,因而传统通讯设备供应商需要增加AES模块以提供更全面的VPN服务.由于AES算法直接面向位操作,所以,它在可编程逻辑上可以得到非常高效的实现.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子设计应用

《电子设计应用》(CN:11-4916/TN)是一本有较高学术价值的月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。

杂志详情