HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

同济大学64位多核CPU使用Cadence工具

作者:姚钢cadence设计软件同济大学cpu多核palladium工具科研项目加速器

摘要:以国家863重大科研项目——“32位嵌入式高性能全定制CPU”,通过教育部和信产部联合鉴定的同济大学微电子中心,日前接受了Cadence设计软件捐赠及以适当的价格购买了Cadence Palladium加速器/仿真器,以加速其64位多核CPU项目的研发进程。同时,同济大学也成了国内第一所拥有Palla-dium硬件加速器的大学。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子设计技术

《电子设计技术》是一本有较高学术价值的月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度,颇受业界和广大读者的关注和好评。 《电子设计技术》办刊宗旨:成为中国电子设计业主导刊物,读者:电子设计业工程师及技术管理人员。

杂志详情