HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于DDR3 SDRAM的大容量异步FIFO缓存系统的设计与实现

作者:孙冬雪; 王竹刚异步fifoddr3fpgamigchipscope

摘要:本设计以对大量实时采集数据进行缓存为背景,硬件采用Micron公司的1GB SODIMMDDR3和Kintex-7系列FPGA的片上FIFO,软件通过研究DDR3的基本工作原理编写用户接口模块,同时结合片上FIFO的控制模块完成异步FIFO缓存系统的设计,通过改变异步FIFO的读写时钟就可以实现数据的跨时钟域传输.该设计通过VivadoChipscope进行调试和检测,测试显示:基于DDR3 SDRAM的FIFO实现了最高480M的数据传输率,64-512位的总线宽度,容量最大为1GB,说明该设计正确、可行,可以用来缓存高速采集系统所采集的数据。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子设计工程

《电子设计工程》(CN:61-1477/TN)是一本有较高学术价值的大型半月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子设计工程》是经国家新闻出版总署、国际科技部批准的电子应用类期刊,多次评为陕西省优秀期刊。以其创新性、实用性、前瞻性,努力提升自身学术水平,是目前国内介绍电子应用技术的主要期刊之一,是国家正式刊物。

杂志详情