HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

CPU-GPU异构系统下的片上网络仲裁机制研究

作者:蔡想伟片上网络异构多核系统仲裁机制延迟敏感度

摘要:在CPU—GPU异构系统架构中,由于GPU程序的多线程特点,大多数GPU程序会垄断系统中的共享资源,例如片上网络。这将给CPU程序的性能造成很大的损失。我们发现有一些GPU程序性能对网络延迟表现为不敏感。当CPU、GPU程序同时竞争片上网络时,降低这类对网络延迟不敏感的GPU程序的优先级,提高CPU程序的优先级,结果会对GPU程序的性能会造成很小的损失,同时可以大幅提高CPU程序的性能。因此,我们可以通过适时提高CPU程序的网络使用优先级来优化CPU程序的性能。当前通用的循环调度片上网络仲裁机制并没有考虑CPU、GPU程序不同的特性,系统性能存在提升的空间。基于此,我们提出一种新的基于网络延迟敏感度的仲裁机制。实验结果显示,相对于循环调度片上网络仲裁机制系统而言,基于延迟敏感度仲裁机制系统,CPU程序性能有16.6%的提高,而GPU程序性能发生3.65%的下降。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子设计工程

《电子设计工程》(CN:61-1477/TN)是一本有较高学术价值的大型半月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子设计工程》是经国家新闻出版总署、国际科技部批准的电子应用类期刊,多次评为陕西省优秀期刊。以其创新性、实用性、前瞻性,努力提升自身学术水平,是目前国内介绍电子应用技术的主要期刊之一,是国家正式刊物。

杂志详情