HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于多项式插值的分数延时滤波器的FPGA实现

作者:肖美龄; 龚晓峰fpga多项式插值分数延时分数倍速率变换

摘要:针对基于多项式插值的延时估计精度进行了分析研究.针对不同插值方法的延时估计精度进行了分析比较; 指出了不恰当的分段二次插值延时估计存在局部极值问题, 该局部极值会产生较大的延时估计误差; 对分段二次插值多项式设计参数进行分析仿真得出恰当参数, 在此基础上基于FPGA实现了一种可任意调节的分数倍延时滤波器, 能够高速实时处理信号, 既能保证延时估计精度, 又可有效降低乘法运算量.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子设计工程

《电子设计工程》(CN:61-1477/TN)是一本有较高学术价值的大型半月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子设计工程》是经国家新闻出版总署、国际科技部批准的电子应用类期刊,多次评为陕西省优秀期刊。以其创新性、实用性、前瞻性,努力提升自身学术水平,是目前国内介绍电子应用技术的主要期刊之一,是国家正式刊物。

杂志详情