HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

一种基于FPGA的慢门限恒虚警处理电路设计

作者:薛萍冰慢门限恒虚警处理fpga

摘要:雷达信号的检测多是在干扰背景下进行,如何从干扰中提取目标信号,不仅要求有一定的信噪比,而且必需有恒虚警处理设备。恒虚警处理是雷达信号处理的重要组成部分,慢门限恒虚警处理主要是针对接收机热噪声,文中介绍一种基于FPGA嵌入式设计的慢门限恒虚警处理电路,给出了仿真模型及仿真结果,并已将其用于某检测器中,取得了良好的经济效益。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子科技

《电子科技》(CN:61-1291/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子科技》主要刊登电子科学技术领域中的新发明、新技术、新设计、新工艺、新材料、新产品以及实用技术方面的技术论文、综述等稿件。

杂志详情