HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于FPGA的块存储器资源功能验证及实现

作者:罗军; 范剑峰; 吕宏峰; 王小强; 罗宏伟可编程逻辑阵列块存储器资源高速功能验证

摘要:可编程逻辑阵列由于具备片内资源丰富、灵活、可重构等特点在数字信号处理、硬件加速及芯片原型验证中具有广泛的应用。块存储器作为可编程逻辑阵列中的重要片内资源,具备高速及大容量的特点。为了解决高速块存储资源功能验证时序约束要求高等不足,设计了采用跨时钟域的高速块存储器资源功能验证方法,并基于可编程逻辑阵列进行了功能仿真验证。实验结果表明,该方法能够满足640MHz的高速块存储器资源验证需求,并且具备模块化的特点,能够方便地对大容量块存储器资源进行测试验证。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子技术应用

《电子技术应用》(CN:11-2305/TN)是一本有较高学术价值的大型月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。

杂志详情