HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

FFT复数处理器设计与FPGA验证

作者:杨国波; 娄皓翔; 江礼东; 刘跃元; 王漕fft处理器流水线复数

摘要:本文介绍了一种基于现场可编程门阵列(FPGA)的快速傅里叶变换(FFT)复数处理器设计,可进行1024点复数计算。采用按时间抽取的基-4算法和基于RAM的蝶形结构。同时对最后一级旋转因子进行了优化,减少了存储器的资源占用。使用流水线的处理结构,控制器简单。最后定点matlab建模与Synopsys的仿真器VCS仿真结果进行了对比,功能正确。完成整个运算仅用了2064个周期。最后用Altera公司的Cyclone IV E系列EP4CE10E22C8芯片完成原型验证,在时钟频率为50MHz时,完成1024点复数FFT仅用41.28μs。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

电子测试

《电子测试》(CN:11-3927/TN)是一本有较高学术价值的大型半月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《电子测试》如何为国际和国内市场提供有竞争力的产品、掌握先进的测试测量技术一直以来深受测试测量领域工程师和研究者的关注,而为他们搭建沟通行业信息的平台,开创学术交流的广阔空间则正是《电子测试》创刊以来的优秀使命。

杂志详情