作者:Bernie; Meyerson可测性复杂性power4微处理器系统性能时钟频率核设计内核芯片器件
摘要:1996年左右,我们对微处理器的未来进行了考虑,结论是如果我们参加传统的MHz竞赛的话-最终我们会撞上功率问题这堵墙。于是我们走上了一条不同的路。2001年,我们交付了第一款Power4器件,它使用了多核处理器。这种采用双核设计的芯片(一块芯片上有两个内核)由于实现了程序在两个内核上的同时运行而获得了性能的极大提高。不过系统性能的提高并不要求时钟频率也提升到同样的水平。这一策略,现在已经为业界所广泛采用,并将成为一个准则,而且也将会拓展到新的层次上。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社