作者:张开禾; 富立; 范耀祖捷联航姿系统数字信号处理可编程逻辑器件超高速集成电路硬件描述语言
摘要:针对捷联航姿系统的发展情况,设计了一种高速、多通道、可扩展的计算机系统。主要描述了系统的硬件电路,采用了高性能DSP为内核,用于高速处理数据;采用FPGA构成主要的外部输入输出接口。FPGA映射到DSP中EMIF的一段地址空间。两者之间通过EMIF接口进行交互。FPGA设计采用VHDL语言描述,DSP程序采用了C语言程序和汇编程序编制。实践证明了系统的高速性和高可靠性。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社