HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

基于IP Core的FIR数字滤波器的FPGA实现

作者:许金生; 周春雪; 赵从毅可编程逻辑门陈列有限冲击响应ip核伪信号

摘要:介绍使用EDA工具及IP Core开发基于FPGA的FIR数字滤波器,采用去伪延迟控制器,截除因滤波器延迟产生的伪信号.使用FDATool工具设计FIR数字滤波器,利用现有的IP Core在FPGA器件上实现滤波器设计,借助ChipScope Pro工具验证实现结果.整个过程方便、快捷;去伪延迟控制器效果明显.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

安徽工业大学学报·自然科学版

《安徽工业大学学报·自然科学版》(CN:34-1254/N)是一本有较高学术价值的大型季刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《安徽工业大学学报·自然科学版》系一份综合性学术期刊,主要报道钢铁冶金、材料科学、化学化工、环境工程与环境保护、机械工程、机电一体化、自动化工程、信息工程、计算机科学与应用等相关专业、学科的基础理论研究和应用技术研究方面的学术论文。

杂志详情