HI,欢迎来到学术之家,发表咨询:400-888-7501  订阅咨询:400-888-7502  股权代码  102064
0

一种CMOS伪随机序列信号发生器的版图设计

作者:保慧琴集成电路版图伪随机序列版图设计规则触发器循环长度

摘要:集成电路版图设计是实现集成电路制造必不可少的设计环节,版图设计的优劣直接关系到芯片的工作性能和制造成本。采用CMOS 2μm的λ设计规则,利用Tanner Pro软件设计了一种CMOS伪随机序列信号发生器。Tanner Pro软件是一套集成电路设计软件,利用S-edit完成伪随机序列信号发生器的原理图设计,利用L-edit完成伪随机序列信号发生器的版图设计,并通过T-spice软件进行仿真,仿真结果表明,所产生的伪随机序列信号循环长度为6,伪随机序列信号由D触发器的初始状态决定。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

微处理机

《微处理机》(CN:21-1216/TP)是一本有较高学术价值的大型双月刊,自创刊以来,选题新奇而不失报道广度,服务大众而不失理论高度。颇受业界和广大读者的关注和好评。 《微处理机》主要刊载国内外最新的各种微处理器、微控制器、微机电路和专用集成电路的发展动态、设计、测试、新工艺、开发与应用,以及微机系统与微机软件的开发等方面的科技论文。

杂志详情